电子制作天地网站欢迎您的光临,欢迎提出宝贵意见或建议。本站信息产业部备案: 粤ICP备05114582号
PCB设计方法与技巧
PCB Design Methods and Techniques

时间:2007-12-31 2:23:52 来源:未知 作者:未知 编辑:admin 【关闭


PCB设计方法与技巧,PCB Design Methods and Techniques

关键字:PCB设计方法,设计注意事项,蛇形走线,差分走线

27、另一种作法是在确保数/模分开布局,且数/模信号走线相互不交*的情况下,整个pcb板地不做分割,数/模地都连到这个地平面上。道理何在?
数模信号走线不能交*的要求是因为速度稍快的数字信号其返回电流路径(return current path)会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交*,则返回电流所产生的噪声便会出现在模拟电路区域内。
28、在高速pcb设计原理图设计时,如何考虑阻抗匹配问题?
在设计高速pcb电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,pcb材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。
29、哪里能提供比较准确的ibis模型库?
ibis模型的准确性直接影响到仿真的结果。基本上ibis可看成是实际芯片i/o buffer等效电路的电气特性资料,一般可由spice模型转换而得 (亦可采用测量, 但限制较多),而spice的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其spice的资料是不同的,进而转换后的ibis模型内之资料也会随之而异。也就是说,如果用了a厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的ibis不准确, 只能不断要求该厂商改进才是根本解决之道。
30、在高速pcb设计时,设计者应该从那些方面去考虑emc、emi的规则呢?
一般emi/emc设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面. 前者归属于频率较高的部分(>30mhz)后者则是较低频的部分(<30mhz). 所以不能只注意高频而忽略低频的部分.
一个好的emi/emc设计必须一开始布局时就要考虑到器件的位置, pcb迭层的安排, 重要联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排, 事后解决则会事倍功半, 增加成本. 例如时钟产生器的位置尽量不要*近对外的连接器, 高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew rate)尽量小以减低高频成分, 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声. 另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后, 适当的选择pcb与外壳的接地点(chassis ground)。
31、如何选择eda工具?
目前的pcb设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4可以选择pads或cadence性能价格比都不错。
pld的设计的初学者可以采用pld芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。
32、请推荐一种适合于高速信号处理和传输的eda软件。
常规的电路设计,innoveda 的 pads 就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用cadence的解决方案应该属于性能价格比较好的软件,当然mentor的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升)
33、对pcb板各层含义的解释
topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 r1 c5, ic10.
bottomoverlay----同理
multilayer-----如果你设计一个4层板,你放置一个 free pad or via, 定义它作为multilay 那么它的pad就会自动出现在4个层 上,如果你只定义它是top layer, 那么它的pad就会只出现在顶层上。
34、2g以上高频pcb设计,走线,排版,应重点注意哪些方面?
2g以上高频pcb属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求eda工具能够提供参数化器件,能够编辑特殊形状铜箔。
mentor公司的boardstation中有专门的rf设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent的eesoft,和mentor的工具有很好的接口。
35、2g以上高频pcb设计,微带的设计应遵循哪些规则?
射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。
36、对于全数字信号的pcb,板上有一个80mhz的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?
确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。
37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?
时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。lvds信号可以满足驱动能力要求,不过您的时钟不是太快,没有必要。
上一篇: 如何识别红外线对管 下一篇:PCB设计

◆相关文章◆
◆ 编辑推荐 ◆
用户:
更多评论
您要为您所发的言论的后果负责,故请各位遵纪守法并注意语言文明。60个字以内
留言:
验证码:

免责声明:
●本站所有内容均来自网络,以学习为目的,如果侵犯了您的利益,请来信告知,立即删除,站长邮件为"diy+dzdiy.com",请将"+"变更为"@"
●电子制作存在风险,请注意人身安全,如果您在根据本站电路进行制作过程中发生伤害,本站不负任何责任。

版权所有:www.dzdiy.com ? 2001-2019 本站信息产业部备案: 粤ICP备05114582号